×
暂无评论
图文详情
  • ISBN:9787302429678
  • 装帧:一般胶版纸
  • 册数:暂无
  • 重量:暂无
  • 开本:16开
  • 页数:213
  • 出版时间:2019-08-01
  • 条形码:9787302429678 ; 978-7-302-42967-8

内容简介

  《EDA技术(第2版)》主要介绍可编程逻辑器件CPLD/FPGA的设计应用技术,设计芯片选用Altera公司的FPGA器件,以QuartusⅡ为设计开发平台。为了满足以MAX+plusⅡ为设计开发平台的读者的需求,附录中介绍全加器的MAX+plusⅡ平台设计开发,便于读者学习在MAX+plusⅡ开发平台中进行CPLD/FPGA设计开发。  《EDA技术(第2版)》共分6个项目,分别为:认识EDA技术及可编程逻辑器件;4位全加器电路设计;3人多数表决器电路的VHDL设计;简易8路抢答器电路设计;计时器电路设计;交通灯控制器电路设计。项目设置从简到繁,从原理图设计到VHDL设计,系统介绍CPLG/FPGA的设计开发过程。  《EDA技术(第2版)》以项目引导、任务驱动为编写体系组织内容,职业特色更加突出,教学实施过程更符合学习的认知规律,以日常生活中学生熟悉的电子小产品为项目载体,引导职业岗位技能培养的整个教学实施过程。书中将项目分解为多个任务,将晦涩难懂的理论知识分散在各个任务的学习情境中,降低了学习难度,有效提高了学生的学习兴趣。  《EDA技术(第2版)》可作为高职高专院校电子信息类专业“数字电路”和“EDA技术”课程的教材或课程设计指导书。

目录

项目1 认识EDA技术及可编程逻辑器件
任务1.1 认识EDA技术
1.1.1 EDA技术的发展历程
1.1.2 EDA常用软件
任务1.2 认识可编程逻辑器件
1.2.1 可编程逻辑器件分类
1.2.2 可编程逻辑器件的发展
1.2.3 可编程逻辑器件主要生产厂商及典型器件
1.2.4 可编程逻辑器件的基本结构
1.2.5 Altera公司的可编程逻辑器件
项目2 4位全加器电路设计
任务2.1 1位全加器的图形设计输入
2.1.1 开发工具QuartusⅡ简介
2.1.2 PLD的设计开发流程
2.1.3 1位全加器的图形设计输入
任务2.2 1位全加器的设计编译与仿真
2.2.1 PLD的设计编译与设计仿真
2.2.2 1位全加器的设计编译
2.2.3 1位全加器的设计仿真
任务2.3 1位全加器的硬件设计
2.3.1 PLD的设计编程与配置
2.3.2 1位全加器的电路结构
2.3.3 1位全加器的设计下载
2.3.4 1位全加器的硬件设计与验证
任务2.4 4位全加器的层次化图形设计
2.4.1 底层电路图形符号的创建与调用
2.4.2 4位全加器的层次化图形设计输入
2.4.3 4位全加器的设计编译与功能仿真
2.4.4 4位全加器的硬件电路与实现
2.4.5 4位全加器电路设计中总线的应用
项目3 3人多数表决器电路的VHDL设计
任务3.1 认识VHDL语言
3.1.1 VHDL语言的程序结构
3.1.2 VHDL的数据结构
3.1.3 全加器的VHDL实体描述
任务3.2 基本门电路的VHDL设计
3.2.1 VHDL的结构体描述方式
3.2.2 信号赋值语句
3.2.3 基本门电路的VHDL设计
任务3.3 3人多数表决器电路设计
3.3.1 3人多数表决器的逻辑行为
3.3.2 3人多数表决器的设计
3.3.3 3人多数表决器的硬件电路设计与实现
……

项目4 简易8路抢答器电路设计
项目5 计时器电路设计
项目6 交通灯控制器电路设计

附录 全加器的MAX+plusⅡ平台设计开发

参考文献
展开全部

预估到手价 ×

预估到手价是按参与促销活动、以最优惠的购买方案计算出的价格(不含优惠券部分),仅供参考,未必等同于实际到手价。

确定
快速
导航