×
时序收敛的艺术:高级ASIC设计实现

时序收敛的艺术:高级ASIC设计实现

1星价 ¥47.6 (7.0折)
2星价¥47.6 定价¥68.0
暂无评论
图文详情
  • ISBN:9787030789273
  • 装帧:平装
  • 册数:暂无
  • 重量:暂无
  • 开本:其他
  • 页数:238
  • 出版时间:2024-06-01
  • 条形码:9787030789273 ; 978-7-03-078927-3

内容简介

本书采用实践方法编写,描述了使用MMMC实现高级 ASIC 设计的高级概念和技术。本书侧重于物理设计、静态时序分析 (STA)、形式和物理验证,书中的脚本基于 Cadence? Encounter System?,涵盖数据结构、多模式多角点分析、设计约束、布局规划和时序、放置和时间、时钟树综合、*终路线和时间、设计签核等主题。本书提供了有关时序收敛的实现ASIC高级设计所需的基本步骤,提出了解决现实设计中具有挑战性部分的实践方法,是一本非常实用、详细和技术性的参考书

目录

目录
第1章数据结构和视图 1
1.1数据结构 2
1.2通用数据结构 3
1.3项目数据结构 4
1.4工艺变化产生的影响 10
1.5物理设计脚本 14
1.6总结 76
参考文献 76
第2章MMMC分析 77
2.1典型的ASIC设计实现流程 79
2.2MMMC定义 81
2.3MMMCASIC设计实现流程 85
2.4总结 88
参考文献 89
第3章时序分析 91
3.1时序约束 92
3.2优化约束 95
3.3设计规则约束 98
3.4总结 99
参考文献 100
第4章布局和时序 101
4.1布局风格 102
4.2布局脚本 111
4.3总结 121
参考文献 121
第5章放置和时序 123
5.1tap和endcap单元 124
5.2插入备用标准单元 127
5.3高扇出网络 127
5.4放置标准单元 130
5.5放置阶段相关脚本 132
5.6总结 136
参考文献 136
第6章时钟树综合 137
6.1构建物理时钟树结构 139
6.2时钟树结构的时序优化 142
6.3*终时钟树结构的时序优化 143
6.4CTS脚本 144
6.5总结 150
参考文献 151
第7章*终布线和时序 153
7.1电迁移问题 155
7.2去耦电容单元的考虑 156
7.3金属层ECO标准单元 157
7.4初始布线设计 160
7.5设计布线优化 162
7.6MMMC设计时序收敛 164
7.7*终布线和MMMC脚本 169
7.8总结 176
参考文献 177
第8章设计签收 179
8.1形式验证 181
8.2时序验证 183
8.3物理验证 188
8.4签收脚本 192
8.5总结 220
参考文献 221
展开全部

作者简介

霍斯鲁·戈尔山(Conexant System),部门主管,Synaptics技术总监,同时管理和指导全球ASIC设计实现、各种硅工艺节点的标准单元库和I/O库的开发。此前,在德州仪器的研发和工艺开发实验室负责测试芯片设计和数字/混合信号ASIC开发。拥有超过20年的ASIC设计、流程开发、数字专用集成电路库经验。 曾出版《ASIC物理设计要点》,发表众多技术文章,拥有多项美国专利。 获得西海岸大学电气工程系学士学位、南卫理公会大学应用数学系学士学位、德福瑞大学电子工程系学士学位,IEEE终身会员。

预估到手价 ×

预估到手价是按参与促销活动、以最优惠的购买方案计算出的价格(不含优惠券部分),仅供参考,未必等同于实际到手价。

确定
快速
导航