×
超值优惠券
¥50
100可用 有效期2天

全场图书通用(淘书团除外)

关闭
暂无评论
图文详情
  • ISBN:9787560622569
  • 装帧:暂无
  • 册数:暂无
  • 重量:暂无
  • 开本:16开
  • 页数:327
  • 出版时间:2009-08-01
  • 条形码:9787560622569 ; 978-7-5606-2256-9

本书特色

《数字电路与逻辑设计》由西安电子科技大学出版社出版。

内容简介

简介   《数字电路与逻辑设计》由西安电子科技大学出版社出版。

目录

**章 数字逻辑基础1.1 数制及码制1.1.1 模拟量与数字量1.1.2 数制及其转换1.1.3 码制1.1.4 算术运算和逻辑运算1.2 逻辑代数1.2.1 基本逻辑运算1.2.2 逻辑代数的基本定律1.2.3 逻辑代数的基本规则1.2.4 常用公式1.3 逻辑函数的表示方法1.3.1 不同的表示方法及其转换1.3.2 逻辑函数的两种标准形式1.3.3 逻辑函数的常见表达式1.4 逻辑函数的简化1.4.1 公式化简法1.4.2 卡诺图化简法1.4.3 有无关项逻辑函数的化简本章小结思考题习题第二章 集成逻辑门电路2.1 半导体器件的开关特性2.1.1 晶体二极管的开关特性2.1.2 晶体三极管的开关特性2.1.3 MOS管的开关特性2.2 简单分立元件逻辑门电路2.2.1 二极管门电路2.2.2 三极管门电路2.3 TTL集成逻辑门电路2.3.1 TTL与非门的电路结构和工作原理2.3.2 TTL与非门主要外部特性2.3.3 TTL其他类型门电路2.3.4 TTL改进系列门电路2.4 cMOs逻辑门电路2.4.1 CMOs反相器工作原理2.4.2 CMOS反相器主要特性2.4.3 CM0s其他类型门电路2.4.4 CMOs电路的正确使用本章小结思考题习题第三章 组合逻辑电路3.1 组合逻辑电路的特点3.2 SSI器件构成的组合逻辑电路的分析3.2.1 分析步骤3.2.2 分析举例3.3 常用的MSI组合逻辑电路3,3.1 加法器3.3.2 编码器3.3.3 译码器3.3.4 数据选择器3.3.5 数值比较器3.4 组合逻辑电路的设计3.4.1 采用SSI器件设计组合逻辑电路3.4.2 采用MSI器件实现组合逻辑函数3.5 组合逻辑电路中的竞争~冒险现象3.5.1 竞争一冒险现象形成的原因3.5.2 冒险的判断及消除方法本章小结思考题习题第四章 集成触发器4.1 基本RS触发器4.1.1 基本RS触发器的电路结构与工作原理4.1.2 逻辑功能描述方法4.2 钟控触发器4.2.]钟控RS触发器4.2.2 钟控D触发器4.2.3 钟控触发方式的空翻现象4.3 主从触发器4.3.1 主从RS触发器4.3.2 主从JK触发器4.3.3 主从触发器的特点4.4 边沿触发器4.4.1 维持一阻塞D触发器4.4.2 边沿JK触发器4.4.3 边沿T触发器4.4.4 CMOS边沿触发器本章小结思考题习题第五章 时序逻辑电路5.1 时序逻辑电路的特点与分类5.2 SSI器件构成的时序逻辑电路的分析5.2.1 分析步骤5.2.2 分析举例5.3 常用的时序逻辑电路5.3.1 寄存器5.3.2 移位寄存器5.3.3 计数器5.3.4 移存型计数器5.4 时序逻辑电路的设计5.4.1 一般设计步骤5.4.2 采用SSI器件设计同步时序电路5.4.3 采用SSI器件设计异步时序电路5.4.4 采用MSI计数器件设计任意模值计数器5.4.5 序列信号发生器5.4.6 顺序脉冲发生器本章小结思考题习题第六章 脉冲产生电路6.1 矩形脉冲基本特性6.2 脉冲电路6.3 555定时器电路结构及功能6.4 施密特触发器6.4.1 门电路构成的施密特触发器6.4.2 集成施密特触发器6.4.3 555定时器构成的施密特触发器6.4.4 施密特触发器的应用6.5 单稳态触发器6.5.1 门电路构成的单稳态触发器6.5.2 集成单稳态触发器6.5.3 555定时器构成的单稳态触发器6.5.4 单稳态触发器的应用6.6 多谐振荡器6.6.1 电容正反馈多谐振荡器6.6.2 环形振荡器6.6.3 石英晶体多谐振荡器6.6.4 由施密特触发器构成的多谐振荡器6.6.5 555定时器构成的多谐振荡器6.6.6 多谐振荡器的应用本章小结思考题习题第七章 半导体存储器7.1 半导体存储器概述7.1.1 半导体存储器的特点7.1.2 半导体存储器的分类7.1.3 半导体存储器的主要技术参数7.2 随机存取存储器(RAM)7.2.1 RAM的结构7.2.2 静态RAM(SRAM)7.2.3 动态RAM(DRAM)7.3 只读存储器(ROM)7.3.1 固定ROM7.3.2 可编程ROM(PROM)7.3.3 可擦除可编程ROM(EPROM)7.3.4 电可擦除可编程ROM(EEPROM)7.3.5 快闪存储器(FlashMemory)7.4 存储器容量的扩展7.4.1 位扩展7.4.2 字扩展7.5 用ROM存储器实现组合逻辑函数本章小结思考题习题第八章 可编程逻辑器件8.1 可编程逻辑器件(PLD)概述8.1.1 PLD的基本结构8.1.2 PLD的分类8.2 可编程逻辑阵列器件(PLA)8.2.1 PLA的基本结构8.2.2 PLA的应用8.3 可编程阵列逻辑器件(PAL)8.3.1 PAL的基本结构8.3.2 PAL的应用8.4 通用阵列逻辑器件(GAL)8.4.1 GAL的基本结构8.4.2 GAL的输出逻辑宏单元(OLMC)8.4.3 GAL的应用8.5 复杂可编程逻辑器件(CPLD)8.5.1 CPLD的基本结构
展开全部

节选

《数字电路与逻辑设计》详细介绍了数字电路与逻辑设计的基本理论及设计方法。对课程内容进行了优化,力求在知识体系、理论教学与实践教学等方面充分体现本课程的基础性、先进性和实用性。《数字电路与逻辑设计》在注重知识连贯性的基础上,精简了传统分立元件、小规模集成电路等内容,增加了可编程逻辑器件PLD、硬件描述语言VHDL以及课程设计等内容,能较好地适应现代数字技术的发展要求和本课程教学的实际需要。全书共十章,主要内容包括数字逻辑基础、集成逻辑门电路、组合逻辑电路、集成触发器、时序逻辑电路、脉冲产生电路、半导体存储器、可编程逻辑器件、硬件描述语言VHDL,以及典型的数字电路课程设计。《数字电路与逻辑设计》概念清楚、选材典型、深入浅出、语言流畅、通俗易懂,并配有大量例题帮助学习和理解。可作为高等学校电子信息、通信工程、电气工程、自动化等专业的教材,也可供相关工程技术人员阅读和参考。☆《数字电路与逻辑设计》配有电子教案,需要者可与出版社联系,免费提供。

预估到手价 ×

预估到手价是按参与促销活动、以最优惠的购买方案计算出的价格(不含优惠券部分),仅供参考,未必等同于实际到手价。

确定
快速
导航