×
SOPC技术基础教程(第2版修订版)

SOPC技术基础教程(第2版修订版)

1星价 ¥39.1 (6.3折)
2星价¥39.1 定价¥62.0
图文详情
  • ISBN:9787512134461
  • 装帧:一般胶版纸
  • 册数:暂无
  • 重量:暂无
  • 开本:16开
  • 页数:365
  • 出版时间:2019-06-01
  • 条形码:9787512134461 ; 978-7-5121-3446-1

内容简介

  《SOPC技术基础教程(第2版修订本)》系统地介绍了基于FPGA的SOPC的软硬件开发技术,以一个简单的设计实例为主线介绍软硬件的开发流程、开发工具的使用及开发的思想,使读者对SOPC技术有一个基本的了解。将NiosⅡ体系结构、Avalon总线规范、NiosⅡ处理器常用外部设备的更多底层细节提供给读者,使读者获得进行高级开发的能力,如第8章介绍的定制指令、定制外设开发和C2H编译器的使用。另外还介绍了使用MATLAB和DSPBuilder进行基于FPGA的DSP开发技术,并提供了一些典型的实验。  《SOPC技术基础教程(第2版修订本)》可作为高等院校电子信息类各专业本科生、研究生的教材,也可以作为相关工程技术人员的参考书。

目录

第1章 绪论
1.1 基本概念
1.1.1 SOC
1.1.2 SOPC
1.1.3 lP核
1.2 NiosⅡ软核处理器简介
1.2.1 可定制特性
1.2.2 系统性能可配置性
1.2.3 延长产品生存周期
1.3 SOPC设计流程
1.4 支持NiosⅡCPU的FPGA型号
1.4.1 Cyclone和CycloneⅡ系列
1.4.2 Stratix和StratixⅡ系列
1.5 *新的FPGA系列器件

第2章 SOPC的硬件开发环境及硬件开发流程
2.1 创建QuartusⅡ工程
2.2 创建NiosⅡ系统模块
2.2.1 创建顶层实体
2.2.2 创建NiosⅡ系统模块
2.2.3 分配IP模块的地址和中断号
2.2.4 配置NiosⅡ系统
2.2.5 生成NiosⅡ并加入到工程中
2.2.6 加入引脚和嵌入式锁相环
2.3 设计优化
2.3.1 面积与速度的优化
2.3.2 时序约束与设置
2.3.3 Fitter设置
2.4 编译
2.4.1 编译设置
2.4.2 引脚分配
2.4.3 编译用户设计
2.5 编程下载
2.5.1 下载
2.5.2 验证

第3章 NiosⅡ体系结构
3.1 NiosⅡ处理器结构
3.2 NiosⅡ寄存器文件
3.2.1 通用寄存器
3.2.2 控制寄存器
3.3 存储器和I/O组织
3.3.1 指令和数据总线
3.3.2 高速缓存
3.3.3 紧耦合存储器
3.3.4 地址映射
3.4 寻址方式

第4章 Avalon总线规范
4.1 Avalon总线简介
4.2 Avalon总线基本概念
4.2.1 Avalon外设和交换架构
4.2.2 Avalon信号
4.2.3 主端口和从端口
4.2.4 传输
4.2.5 主从端口对
4.2.6 周期
4.3 Avalon信号
4.3.1 信号类型的完整列表
4.3.2 信号极性
4.3.3 信号命名规则
4.3.4 Avalon信号时序说明
4.3.5 传输属性
4.4 从端口传输
4.4.1 从端口信号详述
4.4.2 从端口读传输
4.4.3 从端口写传输
4.5 主端口传输
……
第5章 基于FPGA的DSP开发技术
第6章 软件设计流程和方法
第7章 NiosⅡ常用外设编程
第8章 NiosⅡ系统高级开发
附录A 电子钟C语言的源程序和头文件
附录B GX-SOC/SOPC专业级创新开发实验平台硬件介绍
附录C SOPC实验
参考文献
展开全部

预估到手价 ×

预估到手价是按参与促销活动、以最优惠的购买方案计算出的价格(不含优惠券部分),仅供参考,未必等同于实际到手价。

确定
快速
导航