×
超值优惠券
¥50
100可用 有效期2天

全场图书通用(淘书团除外)

关闭
电子与嵌入式系统设计译丛低功耗设计精解

电子与嵌入式系统设计译丛低功耗设计精解

1星价 ¥90.3 (7.0折)
2星价¥90.3 定价¥129.0
图文详情
  • ISBN:9787111638278
  • 装帧:平装-胶订
  • 册数:暂无
  • 重量:暂无
  • 开本:16开
  • 页数:350
  • 出版时间:2018-01-01
  • 条形码:9787111638278 ; 978-7-111-63827-8

本书特色

《低功耗设计精解》是一本面向研究生的解决低功耗数字集成电路设计的书。本书同样对广大专业人员有借鉴意义。本书除了提供了一种低功耗设计的教学指导之外,也提供了功耗设计各个层面的系统方法。这本书是基于在高校及企业范围内相关教学内容的延伸,所有章节都有专门定制的自学内容。每一章都根据不同难易程度进行了设置。本书采用了独特的叙述方式。而不是传统的长篇累牍式的叙述,全书使用图表和图像伴随文字的形式,使得读者更容易理解。

内容简介

本书揭示了低功耗数字集成电路设计的方法。本书主要内容包括:纳米晶体管及其模型,功耗和能耗基础,设计阶段的功耗优化——电路层技术、架构、算法、系统、互联、时钟、存储器,待机阶段的功耗优化——电路与系统、存储器,运行阶段的功耗优化——电路与系统,超低功耗/电压设计,低功耗设计方法和流程等。本书可作为高等院校电子科学与技术、电子与信息工程、计算机科学与技术、自动化等专业高年级本科生和研究生有关数字集成电路设计方面课程的教科书,也可作为从事这一领域的工程技术人员的参考书。

目录

前 言
第1章 综述 1
第2章 纳米晶体管及其模型 25
第3章 功耗和能耗基础 57
第4章 优化功耗@设计阶段——电路层技术 80
第5章 优化功耗@设计阶段——架构、算法和系统 117
第6章 优化功耗@设计阶段——互联和时钟 155
第7章 优化功耗@设计阶段——存储器 185
第8章 优化功耗@待机阶段——电路与系统 211
第9章 优化功耗@待机阶段——存储器 237
第10章 优化功耗@运行阶段——电路与系统 254
第11章 超低功耗/电压设计 292
第12章 低功耗设计方法和流程 321
第13章 总结与展望 350
展开全部

作者简介

简拉贝艾(Jan Rabaey) IEEE Fellow,现在是伯克利无线研究中心(BWRC)的联合主任,以及FCRP赞助的千兆规模系统研究中心(GSRC)主任。他在比利时鲁汶大学应用科学专业获得博士学位。1983~1985年,他在加州大学伯克利分校作访问学者。1985~1987年,他在比利时IMEC担任研究经理,并在1987年加入加州大学伯克利分校电气工程和计算机科学系,担任Donald O. Pederson特聘教授。

预估到手价 ×

预估到手价是按参与促销活动、以最优惠的购买方案计算出的价格(不含优惠券部分),仅供参考,未必等同于实际到手价。

确定
快速
导航