×
超值优惠券
¥50
100可用 有效期2天

全场图书通用(淘书团除外)

关闭
基于Tanner的集成电路版图设计技术

基于Tanner的集成电路版图设计技术

1星价 ¥7.8 (3.4折)
2星价¥7.8 定价¥23.0

温馨提示:5折以下图书主要为出版社尾货,大部分为全新(有塑封/无塑封),个别图书品相8-9成新、切口有划线标记、光盘等附件不全详细品相说明>>

暂无评论
图文详情
  • ISBN:9787560646329
  • 装帧:暂无
  • 册数:暂无
  • 重量:暂无
  • 开本:26cm
  • 页数:184页
  • 出版时间:2017-09-01
  • 条形码:9787560646329 ; 978-7-5606-4632-9

内容简介

本书以Tanner版图设计软件为平台,结合企业实际需求,采用项目式的方式进行编写。全书分为三大模块,共8章,主要内容包括:集成电路设计前沿技术、CMOS集成电路版图设计基础、Tanner的S-Edit(电路图编辑器)、Tanner的L-Edit(版图编辑器)、Tanner的T-Spice(仿真编辑器)、CMOS与非门的版图设计实例、CMOS或非门的版图设计实例、CMOS复合逻辑门的版图设计实例。 本书选材合理、文字叙述清楚,可作为高职高专电子、通信类相关专业的教材,也可作为集成电路版图设计人员的参考书,亦可供版图设计培训班的学员作为培训教材来使用。

目录

**部分 理 论 知 识 **章 集成电路设计前沿技术 2 1.1 集成电路发展的现状与趋势 2 1.2 集成电路设计行业概况 3 1.2.1 集成电路设计行业概况介绍 3 1.2.2 集成电路设计行业的市场分类 3 1.2.3 我国集成电路设计行业发展情况 3 1.2.4 集成电路设计行业的市场容量和发展前景 4 1.3 集成电路设计 5 1.3.1 集成电路设计的特点 5 1.3.2 集成电路设计的方法 6 1.3.3 集成电路设计的流程 7 1.4 Tanner EDA工具简介 8 知识小课堂 9 课后习题 9 第二章 CMOS集成电路版图设计基础 11 2.1 集成电路制造工艺 11 2.2 CMOS制造工艺 15 2.3 版图设计的概念和方法 16 2.3.1 版图设计的概念 16 2.3.2 版图设计的方法 16 2.4 版图的绘图层 18 2.5 版图设计规则 20 2.6 CMOS晶体管的版图 24 2.6.1 NMOS晶体管的版图设计 24 2.6.2 PMOS晶体管的版图设计 30 2.6.3 串联晶体管的版图设计 36 2.6.4 并联晶体管的版图设计 36 知识小课堂 37 课后习题 38 第二部分 Tanner软件 第三章 Tanner的S-Edit(电路图编辑器) 40 3.1 S-Edit的菜单栏 40 3.2 S-Edit的工具栏 43 3.3 S-Edit的对象操作 44 3.4 S-Edit的网表输出 45 3.5 S-Edit应用实例 45 知识小课堂 49 课后习题 50 第四章 Tanner的L-Edit(版图编辑器) 51 4.1 L-Edit用户界面及功能简介 51 4.2 L-Edit的文件 58 4.2.1 文件的创建 58 4.2.2 文件的打开、关闭和保存 59 4.2.3 文件的输入 60 4.2.4 文件的输出 61 4.3 L-Edit的设置 63 4.3.1 L-Edit替换设置 63 4.3.2 L-Edit应用参数的设置 64 4.3.3 L-Edit设计参数的设置 66 4.3.4 L-Edit绘图层的设置 68 4.4 L-Edit的单元 69 4.4.1 创建新单元 69 4.4.2 打开单元 70 4.4.3 拷贝单元 71 4.4.4 单元删除 72 4.4.5 单元重命名 73 4.4.6 单元恢复 73 4.4.7 单元信息 74 4.4.8 例化单元 75 4.5 L-Edit中的绘图对象 78 4.5.1 绘图对象的类型及对应绘图 78 4.5.2 利用绘图工具进行绘图 79 4.5.3 利用绘图工具对绘图对象进行图形编辑 82 4.5.4 利用文本方式对绘图对象进行图形编辑 84 4.6 L-Edit中的对象编辑 85 4.6.1 选择对象 85 4.6.2 取消对象选定 87 4.6.3 查找对象 88 4.6.4 组合对象或取消组合 89 4.6.5 移动对象 90 4.6.6 改变对象的方向 92 4.6.7 复制对象 93 4.6.8 粘贴对象 93 4.6.9 删除对象 93 4.6.10 撤销和恢复操作 94 4.7 L-Edit中的横截面观察器 94 4.8 L-Edit实例 96 知识小课堂 105 课后习题 105 第五章 Tanner的T-Spice(仿真编辑器) 107 5.1 T-Spice的菜单栏 107 5.2 T-Spice应用实例 109 知识小课堂 117 课后习题 118 第三部分 CMOS集成电路版图设计实例 第六章 CMOS与非门的版图设计实例 120 6.1 功能定义 120 6.2 利用S-Edit进行电路图设计 120 6.3 利用L-Edit进行版图设计 123 6.4 利用T-Spice进行仿真验证 129 6.5 LVS验证 136 知识小课堂 138 课后习题 139 第七章 CMOS或非门的版图设计实例 140 7.1 功能定义 140 7.2 利用S-Edit进行电路图设计 140 7.3 利用L-Edit进行版图设计 143 7.4 利用T-Spice进行仿真验证 149 7.5 LVS验证 156 知识小课堂 157 课后习题 158 第八章 CMOS复合逻辑门的版图设计实例 159 8.1 功能定义 159 8.2 利用S-Edit进行电路图设计 159 8.3 利用L-Edit进行版图设计 162 8.4 利用T-Spice进行仿真验证 168 8.5 LVS验证 177 知识小课堂 179 课后习题 179 附录 Tanner快捷键 180 参考文献 184
展开全部

预估到手价 ×

预估到手价是按参与促销活动、以最优惠的购买方案计算出的价格(不含优惠券部分),仅供参考,未必等同于实际到手价。

确定
快速
导航