×
超值优惠券
¥50
100可用 有效期2天

全场图书通用(淘书团除外)

关闭
数字设计基础及应用/余建坤等/应用型高等院校改革创新示范教材

数字设计基础及应用/余建坤等/应用型高等院校改革创新示范教材

1星价 ¥31.2 (6.5折)
2星价¥31.2 定价¥48.0
暂无评论
图文详情
  • ISBN:9787517071419
  • 装帧:一般胶版纸
  • 册数:暂无
  • 重量:暂无
  • 开本:其他
  • 页数:316
  • 出版时间:2018-11-01
  • 条形码:9787517071419 ; 978-7-5170-7141-9

内容简介

本书与传统数字技术方面的教材相比,除了介绍数字电路与逻辑设计的基本理论与知识外,更注重数字系统设计和现代很新技术与器件的应用。本书把基本数字电路内容、数字系统设计和基于EDA的复杂系统仿真与设计实现有机融合起来,也就是把数字电路与逻辑设计和EDA合并成了一门课。本书共有11章,分别是数字信号与数字系统、逻辑代数和逻辑门、组合逻辑电路、触发器、时序逻辑电路、脉冲的产生和整形电路、存储器电路、模/数和数/模转换电路、大规模可编程逻辑器件及边界扫描电路、VHDL编程、数字系统设计与应用。为了便于学生自学及双语教学,本书在每章之前,给出了内容提要、教学建议、学习要求和中英文关键词。各章配有一定量的习题。全书参考学时数为80学时,只学数字电路与逻辑设计部分或EDA部分的,建议学时为48学时。数字设计具有很强的实践性,必须有一定量的实验和实践教学环节相配合,建议开设32课时的实验,有条件的专业可另开设综合实验或课程设计。

目录

前言 第1章 数字信号与数字系统 1.1 数字信号与模拟信号 1.2 数字电路与数字系统 1.2.1 数字电路 1.2.2 数字系统及其结构 1.2.3 数字系统应用与分类 1.3 数字系统设计流程与方法 1.3.1 数字系统设计流程 1.3.2 数字系统设计方法 1.4 EDA技术概述 1.4.1 EDA技术及其发展 1.4.2 EDA技术的涵义 1.4.3 EDA技术的主要内容 1.4.4 EDA的工程设计流程及工具 1.4.5 EDA技术的应用形式 1.4.6 EDA技术的发展趋势 1.5 数制与编码 1.5.1 数制 1.5.2 带符号数的表示法 1.5.3 二进制数的算术运算 1.5.4 信息的二进制编码表示 习题1 第2章 逻辑代数和逻辑门 2.1 逻辑代数 2.1.1 逻辑代数的基本概念 2.1.2 逻辑代数的基本运算与逻辑门 2.1.3 复合逻辑运算常用逻辑门 2.1.4 逻辑代数的基本定律与运算规则 2.2 逻辑函数的描述方式 2.2.1 逻辑函数及其特点 2.2.2 逻辑函数相等 2.2.3 逻辑函数的表示方法 2.2.4 各种表现形式的相互转换 2.2.5 逻辑函数的两种标准形式 2.3 逻辑函数的化简 2.3.1 逻辑函数化简的基本思想 2.3.2 代数化简法(公式化简法) 2.3.3 卡诺图化简法 2.3.4 非完全描述逻辑函数及其化简 2.4 集成逻辑门 2.4.1 概述 2.4.2 二极管(Diode)构成的逻辑门电路 2.4.3 TTL集成门电路 2.4.4 CMOS门电路 2.4.5 集成CMOS逻辑门系列和参数简介 习题2 第3章 组合逻辑电路 3.1 组合逻辑电路的特点和定义 3.2 组合逻辑电路的分析 3.3 组合逻辑电路的设计 3.4 加法器 3.4.1 1位加法器 3.4.2 多位加法器 3.5 编码器 3.5.1 普通编码器 3.5.2 优先编码器 3.6 译码器 3.6.1 二进制译码器 3.6.2 二一十进制译码器 3.6.3 显示译码器 3.7 数据选择器和数据分配器 3.7.1 4选1数据选择器 3.7.2 8选1数据选择器 3.7.3 数据选择器的应用 3.8 组合逻辑电路中的竞争-冒险现象 3.8.1 竞争-冒险现象及成因 3.8.2 消除竞争-冒险现象的方法 习题3 第4章 触发器 4.1 基本触发器 基本RS触发器 4.2 同步RS触发器 4.3 主从触发器 4.3.1 主从RS触发器 4.3.2 主从JK触发器 4.4 边沿触发器 4.4.1 维持-阻塞边沿D触发器 4.4.2 CMOS主从结构的边沿触发器 4.5 集成触发器 4.5.1 常用集成触发器 4.5.2 触发器功能的转换 4.5.3 集成触发器的脉冲工作特性 4.5.4 集成触发器的应用举例 习题4 第5章 时序逻辑电路 5.1 时序逻辑电路的基本概念 5.1.1 时序逻辑电路的结构和特点 5.1.2 时序逻辑电路的描述方法 5.1.3 时序逻辑电路的分类 5.2 时序逻辑电路的分析方法 5.3 计数器 5.3.1 概述 5.3.2 二进制计数器 5.3.3 其他进制计数器 5.3.4 集成计数器的应用 5.4 数码寄存器与移位寄存器 5.4.1 数码寄存器 5.4.2 移位寄存器 5.4.3 集成移位寄存器74LS194 5.4.4 移位寄存器构成的移位型计数器 5.5 时序逻辑电路的设计方法 5.5.1 基于触发器的同步时序逻辑电路的设计方法 5.5.2 异步时序逻辑电路的设计方法 5.5.3 基于MSI模块的同步时序电路设计 习题5 第6章 脉冲的产生和整形电路 6.1 单稳态触发器 6.1.1 微分型单稳态触发器 6.1.2 集成单稳态触发器——74LS121 6.2 施密特触发器 6.3 多谐振荡器 6.4 集成555定时器 习题6 第7章 存储器电路 7.1 概述 7.1.1 一般结构 7.1.2 分类 7.1.3 半导体存储器的主要性能指标 7.2 ROM 7.2.1 掩模ROM 7.2.2 PROM 7.2.3 可擦可编程ROM 7.2.4 快闪存储器(Flash Memory) 7.3 RAM 7.3.1 SRAM 7.3.2 DRAM 7.4 存储器容量的扩展 7.4.1 位扩展方式 7.4.2 字扩展方式 7.5 存储器应用 7.5.1 ROM应用 7.5.2 RAM应用 习题7 第8章 模/数和数/模转换电路 8.1 概述 8.2 模/数转换电路 8.2.1 A/D转换过程及基本概念 8.2.2 常用A/D转换技术 8.2.3 集成ADC的主要性能指标 8.2.4 8位集成A/D转换器ADC0809 8.3 数/模转换电路 8.3.1 DAC的基本结构和工作原理 8.3.2 常用数/模转换电路 8.3.3 集成DAC的主要性能指标 8.3.4 8位D/A转换器DAC0832及应用 习题8 第9章 大规模可编程逻辑器件及边界扫描电路 9.1 可编程逻辑器件概述 9.1.1 PLD的发展进程 9.1.2 PLD的种类及分类方法 9.1.3 常用CPLD/FPGA简介 9.1.4 常用CPLD/FPGA标识的含义 9.2 CPID和FPGA的基本结构 9.2.1 CPLD的基本结构 9.2.2 FPGA的基本结构 9.3 FPGA/CPLD的测试技术 9.3.1 内部逻辑测试 9.3.2 JTAG边界测试技术 9.4 CPLD和FPGA的编程与配置 9.4.1 CPLD和FPGA的下载接口 9.4.2 CPLD器件的下载接口及其连接 9.4.3 FPGA器件的配置模式 9.4.4 使用配置器件配置(重配置)FPGA器件 9.5 FPGA和CPLD的开发应用选择 9.5.1 开发应用选择方法 9.5.2 三大厂家的选择 9.6 应用电路举例 习题9 第10章 VHDL编程 10.1 VHDL语言的程序结构 10.1.1 库与程序包 10.1.2 实体语句结构 10.1.3 结构体 10.2 VHDL语言要素 10.2.1 VHDL文字规则 10.2.2 数据类型 10.2.3 VHDL的数据对象 10.3 VHDL顺序语句 10.3.1 赋值语句 10.3.2 流程控制语句 10.4 VHDL并行语句 10.4.1 概述 10.4.2 并行信号赋值语句 10.4.3 进程语句 10.4.4 块语句 10.4.5 元件例化语句 10.4.6 生成语句 10.4.7 并行过程调用语句 10.5 Ouartus II时序仿真与硬件实现 10.5.1 VHDL程序输入与仿真测试 10.5.2 引脚锁定与锁定与硬件测试 10.5.3 SignalTap II的使用方法 10.6 vHDL有限状态机设计 10.6.1 VHDL有限状态机设计具有的优势 10.6.2 状态机的一般结构 10.6.3 ADCC0809的采样电路的VHDL描述 习题10 第11章 数字系统的设计及应用 11.1 移位相加8×8位硬件乘法器 11.2 电子琴电路设计 11.2.1 电子琴设计原理 11.2.2 硬件设计 11.3 直流电机综合测控系统设计 11.3.1 直流电机PWM调速原理 11.3.2 基于FPGA的直流电机调速方案 11.3.3 直流电机PWM调速控制电路设计 11.3.4 FPGA内部逻辑电路组成及 各个模块的详解 11.4 交通灯控制系统设计 11.4.1 设计任务与要求 11.4.2 交通灯控制系统的基本组成模块 11.4.3 交通灯控制系统的VHDL语言实现 习题11 参考文献
展开全部

作者简介

余建坤,1970年5月生,河北邯郸人,硕士研究生,邵阳学院计算机学院教师,主要从事电路理论、数字信息处理等课程的教学工作,编写过多部教材,在国内核心期刊和省级期刊上发表过多篇文章,是我社长期合作作者。

预估到手价 ×

预估到手价是按参与促销活动、以最优惠的购买方案计算出的价格(不含优惠券部分),仅供参考,未必等同于实际到手价。

确定
快速
导航