×
超值优惠券
¥50
100可用 有效期2天

全场图书通用(淘书团除外)

关闭
暂无评论
图文详情
  • ISBN:9787519801465
  • 装帧:暂无
  • 册数:暂无
  • 重量:暂无
  • 开本:32开
  • 页数:97
  • 出版时间:2017-01-01
  • 条形码:9787519801465 ; 978-7-5198-0146-5

本书特色

本书为“十三五”普通高等教育本科规划教材。 本书是可编程逻辑器件理论课程的配套实验和实践教材,以“可编程逻辑器件及应用”课程的理论教学大纲为基础,结合现代先进的实验教学方法,精心设计了10个基础实验和5个综合实验,较全面地涵盖了可编程逻辑器件理论知识的重点和难点。本书共分 4章,**章为FPGA/CPLD概述,主要介绍了FPGA/ CPLD的结构原理及开发应用选择;第2章介绍项目开发环境,主要对软件设计平台——Quartus II及硬件实验平台——KH-310进行介绍;第3章为基础实验,精选的10个实验项目内容涵盖了多个知识点;第4章为综合实验,包括数字钟、简易电子奏乐系统、数字频率计、出租车计费系统及交通灯控制系统的设计。

内容简介

  本书是可编程逻辑器件理论课程的配套实验和实践教材,以“可编程逻辑器件及应用”课程的理论教学大纲为基础,结合现代先进的实验教学方法,精心设计了10个基础性实验和5个综合系统设计项目,较全面地涵盖了可编程逻辑器件理论知识的重点和难点。

目录

前言 第1章 FPGA/CPLD概述 1.1 PLD概述 1.2 FPGA/CPLD结构原理 1.3 FPGA/CPLD的开发应用选择 第2章 集成开发环境使用介绍 2.1 软件平台——Ouartus II 2.2 实验平台——KH-310 第3章 基础实验 3.1 半加器的设计 3.2 全加器的设计 3.3 4选1数据选择器的设计 3.4 七段码译码器的设计 3.5 七人表决器的设计 3.6 分频器的设计 3.7 异步十进制计数器的设计 3.8 六十进制计数器的设计 3.9 Quartus II调用宏功能模块输入设计方法 3.10 跑马灯的设计 第4章 综合实验 4.1 数字钟的设计 4.2 简易电子奏乐系统的设计 4.3 数字频率计的设计 4.4 出租车计费系统的设计 4.5 交通灯控制系统的设计 附录A I/O对照表 参考文献
展开全部

预估到手价 ×

预估到手价是按参与促销活动、以最优惠的购买方案计算出的价格(不含优惠券部分),仅供参考,未必等同于实际到手价。

确定
快速
导航